OM6621E硬件设计注意事项

pengam · 608次点击 · 11个月前

1、gpio4上电芯片底层检测到低电平进入下载模式,外围应用需避免该脚位上电期间为低电平致使芯片进入下载模式而不是正常工作模式;

     gpio5\6分别作为芯片下载时的TX和RX,需要在PCBA烧录,外围要注意不影响烧录

2、gpio0\1与jlink的swd两个脚共用,建议在IO宽裕情况下预留用于jlink调试;

      Jlink SWD下载仅可应用于调试使用,量产下载采用GPIO5、6作为串口烧录;

3、并非所有的GPIO都具备ADC,共8个GPIO可以映射为ADC功能;

4、如果不使用麦克风ADC脚位(MICP/MICN),则芯片的第8脚AUREF上面的两个电容可以省略,而VDD_AUDIO的2个电容不能省略;;

5、软件可以调节32M晶振的匹配电容,但是也建议预留32M匹配电容位置, 不贴片;

6、gpio2\3用作GPIO的时候不能作为输入脚和open_drain+pull_up的输出脚功能,可作为pull_push的输出功能,也不能用做UART SPI等高速外设功能,不作为GPIO这2个口也可以作为audio input;

7、gpio19不支持中断唤醒功能;

8、上拉默认为4Kohm档位,开启上拉会有比较大电流,约700uA

     所有的IO有4个档位(2M\300K\10K\4K)的上拉电阻值可配置;

9、GPIO10有复用‘复位脚’,上电默认为复位脚功能,外围应用需要避免上电期间该脚位处于低电平产生复位而无法工作,用户可以通过pmu_pin_io10_reset_mode_enable(false)关闭复位功能,然后再配置为GPIO使用;

10、该芯片的外围焊盘脚位没有GND,而是在衬底上面,所以PCB layout不要忘记衬底焊盘接地;

11、GPIO9的ESD相对较弱,在硬件设计时一定要添加ESD保护管;


被收藏 0  ∙  0 赞  
加入收藏
点赞
2 回复  
善言善语 (您需要 登录 后才能回复 没有账号 ?)

请先登录网站